当前位置: 首页 > news >正文

计算机网站的开发流程网站收录下降原因

计算机网站的开发流程,网站收录下降原因,西安学校部门定制网站建设公司,魔力百科网站做料理视频一、前言 在之前的文章中我们分别介绍了组合电路的时序,时序电路的时序和时钟的时序问题,我们也对于时序分析,时序约束和时序收敛几个基本概念进行了区分,在这篇文章中,我们将介绍时序约束相关的最后一部分基本概念&am…

一、前言

        在之前的文章中我们分别介绍了组合电路的时序,时序电路的时序和时钟的时序问题,我们也对于时序分析,时序约束和时序收敛几个基本概念进行了区分,在这篇文章中,我们将介绍时序约束相关的最后一部分基本概念,带领大家了解什么是时序路径。

二、常用术语

        时序分析中的常用术语:

  • 源时钟(Source Clock/Launch Clock,也称为发起时钟)
  • 目的时钟(Destination Clock/Capture Clock,也称为捕获时钟)
  • 发起沿(launch edge,源时钟产生数据的有效时钟沿)
  • 捕获沿(capture edge,目的时钟捕获数据的有效时钟沿)
  • 发起沿通常在0ns,捕获沿通常在下一个发起沿,发起沿和捕获沿通常相差一个时钟周期。

 三、时序路径

1、一条普通时序路径的三要素

1.1 源时钟路径

        从源时钟的源节点(通常是FPGA的时钟输入引脚)到源寄存器的时钟端口的路径。当时序路径的起点是FPGA输入端口时,该时序路径是没有源时钟路径的。

1.2 数据路径

        从时序路径的起点到时序路径的终点之间的数据传播路径。时序路径的起点可以是源寄存器的时钟端口或FPGA的输入端口,时序路径的终点可以是目的寄存器的输入端口或FPGA的输出端口。

1.3 目的时钟路径        

        从目的时钟的源节点(通常是FPGA的时钟输入引脚)到目的寄存器的时钟端口的路径。当时序路径的终点是FPGA的输出端口时,该时序路径是没有目的时钟路径的。

2、FPGA中常见的4种时序路径

         一般来说,FPGA中的时序路径可以分化成4种不同的类型

(1)第一类时序路径(红色):从device A的时钟到FPGA的第一级寄存器的输入端口。
(2)第二类时序路径(蓝色):两个同步元件之间的路径(rega到regb)
(3)第三类时序路径(黄色):最后一级寄存器到device B数据端口的路径
(4)第四类时序路径(绿色):端口到端口的路径(dinb到dinb)

2.1 引脚到寄存器(从FPGA的输入端口到目的寄存器的数据输入端口)

  • 数据由Board clock发起并在FPGA外部产生;
  • 数据经过Input Delay的延迟后到达FPGA的输入端口;
  • 数据经过FPGA的Internal Delay后到达由目的时钟驱动的目的寄存器
  • 这种路径是没有源时钟路径的,用户需要约束Input Delay和时钟来告知时序引擎必要信息,时序引擎才能正确的分析这种路径。

2.2 寄存器到引脚(从源寄存器的时钟端口到目的寄存器的数据输入端口)

  • 数据由源时钟发起并在FPGA内部产生;
  • 数据经过Data Path Delay后到达由目的时钟驱动的目的寄存器;
  • 这种时序路径是最常见的,用户需要约束源时钟和目的时钟告知时序引擎必要的信息,时序引擎才能正确的分析这种时序路径。

2.3 寄存器到寄存器(从源寄存器的时钟端口到FPGA的输出端口) 

  • 数据由源时钟发起并在FPGA内部产生;
  • 数据经过Internal Delay后到达输出端口;
  • 数据经过Output Delay后被Board Clock捕获到;
  • 这种路径是没有目的时钟路径的,用户需要约束Output Delay和时钟来告知时序引擎必要信息,时序引擎才能正确的分析这种路径。

2.4 引脚到引脚(从FPGA的输入端口到FPGA的输出端口)

  • 数据横穿FPGA,没有经过任何触发器,这种路径也叫in-to-out path,约束输入和输出延时的参考时钟可以使用虚拟时钟。
  • 这种路径中只有数据路径,用户需要约束Input Delay和Output Delay,告知时序引擎必要的信息,时序引擎才能正确的分析这种时序路径。

四、总结

        在本文中,我们主要介绍了时序分析过程中时序路径的基本概念,分别介绍了FPGA中常见的4种时序路径:(1)引脚到寄存器(从FPGA的输入端口到目的寄存器的数据输入端口)(2)寄存器到引脚(从源寄存器的时钟端口到目的寄存器的数据输入端口)(3)寄存器到寄存器(从源寄存器的时钟端口到FPGA的输出端口) (4)引脚到引脚(从FPGA的输入端口到FPGA的输出端口)。这部分的内容是我们进行后续时序分析及时序约束的重要基础。

http://www.yayakq.cn/news/202482/

相关文章:

  • 网站系统有哪些专业外贸制作网站
  • 花钱做网站需要所有权简单创新设计小产品
  • 应用商店网站模板搜索推广竞价托管哪家好
  • 济南网络营销网站建设3分钟搞定网站seo优化外链建设
  • wordpress 网站前端显示店招免费设计在线生成
  • 开发建设网站需要什么人才深圳wap网站建设公司
  • 网站是用什么技术做的大连网络营销网站
  • 长网页网站奇葩网站100个
  • 什么是网站框架结构设计网站多少钱
  • 百度回收网站搭建网站怎么更改域名解析
  • 怎么用vs2010做网站设计微信社群管理
  • 网站关键字个数网站优化免费软件
  • 新网站怎么做谷歌推广呢怀柔网站制作公司
  • 网站设置5个关键词成都网站建设有限公司
  • 鞍山公司做网站单位网站的建设
  • 想要注册一个公司网站怎么做科技公司最全经营范围
  • 网站主页与导航栏的设计网站改版阿里云怎么做网站301定向
  • 网站反链是什么意思怎么做网页代理
  • 流量对网站的作用wordpress去除手机版
  • 设备网站模板仿站工具下载后咋做网站
  • 更改wordpress用户名东莞宣布优化防疫措施
  • 网站设计工具更好的做网站三维立体网站建设
  • 安徽富通建设有限公司网站如何做响应式网站
  • 上海建站优化网站整合营销建设
  • 宝安网站制作培训网站建站网站496565
  • 网站建设是什么科目php网站建设培训班
  • 百度网站验证是地方型旅游网站
  • 天津移动网站建设seo顾问培训
  • 始兴生态建设网站怎么建设网站页面
  • 以用户为中心 建设学校网站网页制作模板保存